Układy programowalne
Informacje ogólne
Kod przedmiotu: | 1300-Mt12UP-SD |
Kod Erasmus / ISCED: | (brak danych) / (brak danych) |
Nazwa przedmiotu: | Układy programowalne |
Jednostka: | Kolegium III |
Grupy: | |
Punkty ECTS i inne: |
3.00
LUB
2.00
(zmienne w czasie)
|
Język prowadzenia: | polski |
Profil: | ogólnoakademicki |
Typ przedmiotu: | moduł zajęć podstawowych |
Zajęcia w cyklu "Semestr zimowy 2018/19" (zakończony)
Okres: | 2018-10-01 - 2019-02-10 |
Przejdź do planu
PN CW
WYK
WT ŚR CZ PT |
Typ zajęć: |
Ćwiczenia, 15 godzin
Wykład, 15 godzin
|
|
Koordynatorzy: | Grzegorz Śmigielski | |
Prowadzący grup: | Grzegorz Śmigielski | |
Lista studentów: | (nie masz dostępu) | |
Zaliczenie: |
Przedmiot -
Zaliczenie na ocenę
Ćwiczenia - Zaliczenie na ocenę Wykład - Zaliczenie na ocenę |
|
Efekty kształcenia modułu zajęć: | W1. Ma wiedzę ogólną w zakresie budowy i zastosowania programowalnych układów logicznych. W2. Zna podstawowe metody stosowane w projektowaniu układów cyfrowych wykorzy-stujących programowalne układy logiczne. U1. Ma umiejętność tworzenia projektów prostych układów cyfrowych wykorzystują-cych język VHDL. |
|
Przedmioty wprowadzające i wymagania wstepne: | podstawy elektrotechniki i elektroniki (I stopień), systemy wbudowane |
Zajęcia w cyklu "Semestr zimowy 2019/20" (zakończony)
Okres: | 2019-10-01 - 2020-02-16 |
Przejdź do planu
PN WT WYK
CW
ŚR CZ PT |
Typ zajęć: |
Ćwiczenia, 15 godzin
Wykład, 15 godzin
|
|
Koordynatorzy: | Katarzyna Kazimierska-Drobny, Grzegorz Śmigielski | |
Prowadzący grup: | Grzegorz Śmigielski | |
Lista studentów: | (nie masz dostępu) | |
Zaliczenie: |
Przedmiot -
Zaliczenie na ocenę
Ćwiczenia - Zaliczenie na ocenę Wykład - Zaliczenie na ocenę |
|
Efekty kształcenia modułu zajęć: | W1. Ma wiedzę ogólną w zakresie budowy i zastosowania programowalnych układów logicznych. (K_W01, K_W08) W2. Zna podstawowe metody stosowane w projektowaniu układów cyfrowych wykorzystujących programowalne układy logiczne. (K_W01, K_W11) U1. Ma umiejętność tworzenia projektów prostych układów cyfrowych wykorzystujących język VHDL. (K_U07, K_U10, K_U17) 15W + 15LAB + 15 przygotowanie do zajęć laboratoryjnych + 15 studia literaturowe + 15 przygotowanie do zaliczenia = 75 godz. pracy = 3 ECTS |
|
Przedmioty wprowadzające i wymagania wstepne: | podstawy elektrotechniki i elektroniki (I stopień), systemy wbudowane |
Zajęcia w cyklu "Semestr letni 2019/20" (zakończony)
Okres: | 2020-02-24 - 2020-09-30 |
Przejdź do planu
PN WT WYK
LAB
ŚR CZ PT |
Typ zajęć: |
Laboratorium, 15 godzin
Wykład, 15 godzin
|
|
Koordynatorzy: | Katarzyna Kazimierska-Drobny, Grzegorz Śmigielski | |
Prowadzący grup: | Grzegorz Śmigielski | |
Lista studentów: | (nie masz dostępu) | |
Zaliczenie: |
Przedmiot -
Zaliczenie na ocenę
Laboratorium - Zaliczenie na ocenę Wykład - Zaliczenie na ocenę |
|
Efekty kształcenia modułu zajęć: | W1. Ma wiedzę ogólną w zakresie budowy i zastosowania programowalnych układów logicznych. (K_W01, K_W08) W2. Zna podstawowe metody stosowane w projektowaniu układów cyfrowych wykorzystujących programowalne układy logiczne. (K_W01, K_W11) U1. Ma umiejętność tworzenia projektów prostych układów cyfrowych wykorzystujących język VHDL. (K_U07, K_U10, K_U17) 15W + 15LAB + 15 przygotowanie do zajęć laboratoryjnych + 15 studia literaturowe + 15 przygotowanie do zaliczenia = 75 godz. pracy = 3 ECTS |
|
Przedmioty wprowadzające i wymagania wstepne: | podstawy elektrotechniki i elektroniki (I stopień), systemy wbudowane |
Zajęcia w cyklu "Semestr letni 2020/21" (zakończony)
Okres: | 2021-02-22 - 2021-09-30 |
Przejdź do planu
PN WT ŚR CZ WYK
LAB
PT |
Typ zajęć: |
Laboratorium, 15 godzin
Wykład, 15 godzin
|
|
Koordynatorzy: | Grzegorz Śmigielski | |
Prowadzący grup: | Grzegorz Śmigielski | |
Lista studentów: | (nie masz dostępu) | |
Zaliczenie: |
Przedmiot -
Zaliczenie na ocenę
Laboratorium - Zaliczenie na ocenę Wykład - Zaliczenie na ocenę |
|
Efekty kształcenia modułu zajęć: | W1. Ma wiedzę ogólną w zakresie budowy i zastosowania programowalnych układów logicznych. (K_W01, K_W08) W2. Zna podstawowe metody stosowane w projektowaniu układów cyfrowych wykorzystujących programowalne układy logiczne. (K_W01, K_W11) U1. Ma umiejętność tworzenia projektów prostych układów cyfrowych wykorzystujących język VHDL. (K_U07, K_U10, K_U17) 15W + 15LAB + 15 przygotowanie do zajęć laboratoryjnych + 15 studia literaturowe + 15 przygotowanie do zaliczenia = 75 godz. pracy = 3 ECTS |
|
Przedmioty wprowadzające i wymagania wstepne: | podstawy elektrotechniki i elektroniki (I stopień), systemy wbudowane |
Zajęcia w cyklu "Semestr letni 2021/22" (zakończony)
Okres: | 2022-02-21 - 2022-09-30 |
Przejdź do planu
PN WT ŚR WYK
CZ LAB
PT |
Typ zajęć: |
Laboratorium, 15 godzin
Wykład, 15 godzin
|
|
Koordynatorzy: | Grzegorz Śmigielski | |
Prowadzący grup: | Grzegorz Śmigielski | |
Lista studentów: | (nie masz dostępu) | |
Zaliczenie: |
Przedmiot -
Zaliczenie na ocenę
Laboratorium - Zaliczenie na ocenę Wykład - Zaliczenie na ocenę |
|
Efekty kształcenia modułu zajęć: | W1. Ma wiedzę ogólną w zakresie budowy i zastosowania programowalnych układów logicznych. (K_W01, K_W08) W2. Zna podstawowe metody stosowane w projektowaniu układów cyfrowych wykorzystujących programowalne układy logiczne. (K_W01, K_W11) U1. Ma umiejętność tworzenia projektów prostych układów cyfrowych wykorzystujących język VHDL. (K_U07, K_U10, K_U17) 15W + 15LAB + 15 przygotowanie do zajęć laboratoryjnych + 15 studia literaturowe + 15 przygotowanie do zaliczenia = 75 godz. pracy = 3 ECTS |
|
Przedmioty wprowadzające i wymagania wstepne: | podstawy elektrotechniki i elektroniki (I stopień), systemy wbudowane |
Zajęcia w cyklu "Semestr Letni 2022/23" (zakończony)
Okres: | 2023-02-20 - 2023-09-30 |
Przejdź do planu
PN WT ŚR CZ PT WYK
LAB
|
Typ zajęć: |
Laboratorium, 15 godzin
Wykład, 15 godzin
|
|
Koordynatorzy: | Grzegorz Śmigielski | |
Prowadzący grup: | Grzegorz Śmigielski | |
Lista studentów: | (nie masz dostępu) | |
Zaliczenie: |
Przedmiot -
Zaliczenie na ocenę
Laboratorium - Zaliczenie na ocenę Wykład - Zaliczenie na ocenę |
|
Efekty kształcenia modułu zajęć: | W1. Ma wiedzę ogólną w zakresie budowy i zastosowania programowalnych układów logicznych. (K_W01, K_W08) W2. Zna podstawowe metody stosowane w projektowaniu układów cyfrowych wykorzystujących programowalne układy logiczne. (K_W01, K_W11) U1. Ma umiejętność tworzenia projektów prostych układów cyfrowych wykorzystujących język VHDL. (K_U07, K_U10, K_U17) 15W + 15LAB + 15 przygotowanie do zajęć laboratoryjnych + 15 studia literaturowe + 15 przygotowanie do zaliczenia = 75 godz. pracy = 3 ECTS |
|
Przedmioty wprowadzające i wymagania wstepne: | podstawy elektrotechniki i elektroniki (I stopień), systemy wbudowane |
Właścicielem praw autorskich jest Uniwersytet Kazimierza Wielkiego.